제1항 순서논리회로

(1) 순서논리회로

1) 출력이 입력에 의해서만 결정되지 않고기존에 들어왔던 입력들의 영향 또한 받는 논리회로를 말한다조합논리와 순차논리회로의 차이점은 조합논리회로는 현재 입력만을 통해서 출력이 결정되지만 순차논리회로는 이전에 입력되었던 값에 의해서도 영향을 받는다.

2) 플립플롭카운터레지스터, RAM, CPU등이 있다.


(2) 플립플롭 (Flip-Flop, FF)

1) 1비트의 정보를 보관 유지할 수 있는 회로이며 순차 회로의 기본요소이다플립플롭은 이전상태를 계속 유지한다.

2) 디지털 시스템 설계에서의 회로를 구성할 때조합논리와 결합하여 순차회로의 기능을 구현한다마이크로프로세서와 같은 디지털 로직을 사용하는 많은 전자회로에 사용된다.

3) 지연된 하나의 출력을 피드백하여 입력에 넣음으로써 정보를 보관 유지하는데 사용하는 특징이 있다.

4) 플립플롭은 구조상 휘발성이다정보는 전원이 있을때만 보관유지되며 전원이 차단되면 정보는 사라진다.

 

1비트를 기억하는 소자 장치인 것은?

 

register

accumulator

flip-flop

delay

 

(.)

 

(3) S-R Flip-Flop

1) 여기서 S(set)는 출력 ‘1’, R(reset)은 출력을 ‘0’으로 설정한다. S와 R입력이 모두 ‘0’이면이전상태가 유지된다.

  

(4) D Flip-Flop

1) 입력선을 하나만 구성한 플립플롭이다.

2) S-R 플립플롭에서 원하지 않은 상태 S(1), R(1)을 제거한 플립플롭이다.

3) 플립플롭이라는 이름은 Data를 전달하는 것과 지연(Delay)하는 역할에서 유래되었다.

 

(5) J-K Flip-Flop

1) J-K플립플롭은 S-R플립플롭에서 S(1), R(1)인 경우 출력이 불안정한 상태가 되는 문제점을 개선하여 S(1), R(1)에서도 동작하도록 개선한 회로이다.

2) J-K 플립플롭의 J는 S(set), K는 R(reset)에 대응된다.

3) J(1), K(1)인 경우 J-K 플립플롭의 출력은 이전 출력의 보수 상태로 변한다.

4) J-K 플립플롭은 플립플롭중에서 가장 많이 사용되는 플립플롭이다.


J-K 플립플롭에서 J(1), K(0)일 때 Q의 출력 상태는?

 

반전

불변

세트

리셋셋

 

(.)

 

(6) T Flip-Flop

1) J-K 플립플롭의 J와 입력을 묶어서 하나의 입력신호 T로 동작시키는 플립플롭이다.

2) J-K 플립플롭의 동작 중에서 입력이 모두 ‘0’이거나 ‘1’인 경우만을 이용하는 플립플롭이다.

3) 플립플롭의 입력 T(0)이면, J(0), K(0)인 J-K 플립플롭과 같이 동작하므로 출력은 변하지 않는다. T(1)이면, J(1), K(1)인 J-K 플립플롭과 같이 동작하므로 출력은 보수가 된다.

 


플립플롭 중 입력 단자가 하나이며 “1”이 입력될 때 마다 출력 단자의 상태가 바뀌는 것은?

 

SC flip-flop

T flip-flop

SCT flip-flop

ST flip-flop

 

(.)


'정보처리기사 > 전자계산기구조' 카테고리의 다른 글

06. 명령 실행과 제어  (0) 2017.08.02
05. 프로세서 - 명령어  (0) 2017.08.02
04. 프로세서 - 중앙처리장치 구성요소  (0) 2017.08.02
02. 조합논리회로  (0) 2017.08.02
01. 불대수  (0) 2017.08.02

+ Recent posts